跳至內容
主選單
主選單
移至側邊欄
隱藏
導覽
首頁
近期變更
隨機頁面
MediaWiki說明
Taiwan Tongues 台語維基
搜尋
搜尋
外觀
建立帳號
登入
個人工具
建立帳號
登入
檢視 ARMCortex-A七十七 的原始碼
頁面
討論
臺灣正體
閱讀
檢視原始碼
檢視歷史
工具
工具
移至側邊欄
隱藏
操作
閱讀
檢視原始碼
檢視歷史
一般
連結至此的頁面
相關變更
特殊頁面
頁面資訊
外觀
移至側邊欄
隱藏
←
ARMCortex-A七十七
由於以下原因,您無權編輯此頁面:
您請求的操作只有這些群組的使用者能使用:
使用者
、taigi-reviewer、apibot
您可以檢視並複製此頁面的原始碼。
'''ARM Cortex-A 七十七'''是一種微架構,採用矣 ARM Austin 設計中心設計的 ARMv 八堵二-A 六十四位指令集。Cortex-A 七十七是有新一被五 K macro-OP(MOP)慢存的四-wide 解碼亂序超純量設計的架構,指令提出做六-wide(自四-wide 開始)。 後爿是十二个執行埠,流水線深度為十三級,執行延遲為十級。 ==設計的== Cortex-A 七十七是 Cortex-A 七十六的後續產品。Cortex-A 七十七是四路超純量亂序執行架構,並且帶有一人五 K 宏操作緩存 ( MOPs )。該處理器每禮拜會當預取四條指令抑是六个宏操作(Mops), 每禮拜會當重號名並派發六个 Mops,猶閣有十三加減操作(uops)。 烏白順序執行窗仔口予人增加到一百六十項。處理器後端比 Cortex-A 七十六增加百分之五十資源,達到十二个執行埠。該處理器使用十三級流水線結構,執行延遲為十級。 該內核支持非特權的三十二位應用程式,但是特權應用程式著愛利用六十四位 ARMv 八-A ISA。伊閣支持負載得著取(LDAPR)指令(ARMv 八堵三-A), 點產品指令(ARMv 八堵四-A), PSTATE 推測性存儲邊路安全(SSBS)位指令(ARMv 八堵五-A)。 ARM 宣佈整數佮浮點性能分別提高二十三%佮三十五%。 內底帶闊相對 A 七十六增加十五%。 Cortex-A 七十七支持 ARM 的 DynamIQ 技術,佮 Cortex-A 五十五節能內核結合使用的時,有望用作高性能內核。 ==許可== 被許可方會當將 Cortex-A 七十七用作 SIP 內核,其他的設計使其他的適合佮其他 SIP 內核(比如講將 GPU,顯示控制器,DSP,圖像處理器等等)集做到一个晶片內底,對而且構成系統單晶片(SoC)。 ==使用== 高通猛龍八百六十五中使用了名為 Kryo 五仔八十五的 A 七十七定製核心。 ==參考文獻== [[分類: 待校正]]
返回到「
ARMCortex-A七十七
」。