跳至內容
主選單
主選單
移至側邊欄
隱藏
導覽
首頁
近期變更
隨機頁面
MediaWiki說明
Taiwan Tongues 台語維基
搜尋
搜尋
外觀
建立帳號
登入
個人工具
建立帳號
登入
檢視 ESP三十二 的原始碼
頁面
討論
臺灣正體
閱讀
檢視原始碼
檢視歷史
工具
工具
移至側邊欄
隱藏
操作
閱讀
檢視原始碼
檢視歷史
一般
連結至此的頁面
相關變更
特殊頁面
頁面資訊
外觀
移至側邊欄
隱藏
←
ESP三十二
由於以下原因,您無權編輯此頁面:
您請求的操作只有這些群組的使用者能使用:
使用者
、taigi-reviewer、apibot
您可以檢視並複製此頁面的原始碼。
'''ESP 三十二'''是一系列低成本,低功磨的單晶片微控制器,整合矣 Wi-Fi 佮雙模藍牙。ESP 三十二系列採用 Tensilica Xtensa LX 六微處理器,包括雙核心佮單核變體,內建天線開關,RF 變換器,功率放大器,低雜訊接收放大器,濾波器佮電源管理模組。 ESP 三十二由總部位佇上海的中國公司樂鑫資訊科技的建立佮開發,由台積電所用四十奈米技術製造。伊是 ESP 八千兩百六十六微控制器的後繼產品。 二空一九年七月三十一號,ESP 三十二-S 二正式發佈。 二空二空年十月三十一號,ESP 三十二-S 三發布。 ==功能== ESP 三十二的功能包括以下的內容: * 處理器: * CPU : Xtensa 雙核心 ( 抑是單核心 ) 三十二位元 LX 六微處理器,工作時脈兩百四十分之一百六十 MHz , 運算能力懸到六百 DMIPS * 記持體: * 四仔四仔八 KB ROM ( 六十四 KB + 三百八十四 KB ) * 五百二十 KB SRAM * 十六 KB RTC SRAM , SRAM 分做兩種 * 第一部份八 KB RTC SRAM 為著慢速儉存的,會當佇 Deep-sleep 模式後一擺處理器存取 * 第二部份八 KB RTC SRAM 為快速儉存的,會當佇 Deep-sleep 模式下 RTC 抹動的時陣用數據儲存猶閣有被主 CPU 存取。 * 一 Kbit 的 eFuse,其中兩百五十六 bit 是系統專用(MAC 位址佮晶片設定); 其他七百六十八 bit 保留予使用者應用,這些應用包括 Flash 加密佮晶片 ID。 * QSPI 支援多個快閃記憶體 / SRAM * 會用得 SPI 儲存器對映到外部記憶體空間,部分儲存器會當做外部儲存器的 Cache * 上大支援十六 MB 外部 SPI Flash * 上大支援八 MB 外部 SPI SRAM * 無線傳輸: * Wi-Fi : 八百空二孵一一 b / g / n * 藍芽 : v 四配二 BR / EDR / BLE * 外部介面: * 三十四个 GPIO * 十二-bit SAR ADC,達到十八个通道 * 二个八位元 D / A 轉換器 * 十个觸控感應器 * 四个 SPI * 兩个 I 二 S * 兩个 I 二 C * 三个 UART * 一个 Host SD / eMMC / SDIO * 一个 Slave SDIO / SPI * 帶有專用 DMA 的乙太網路介面,支援 IEEE 一千五百八十八 * CAN 二孵空 * 紅外線傳輸 * 電機 PWM * LED PWM , 達到十六个通道 * 霍爾感應器 * 定址空間 * 對稱定址對映 * 資料匯流排佮指令匯流排分別會當定址到四 GB ( 三十二 bit ) * 千二百九十六 KB 晶片記憶體取定址 * 一交九千七百空四 KB 外部存取定址 * 五百十二 KB 外部位址空間 * 部份儲存器會當予資料匯流排存取嘛會當予人指令匯流排存取 * 安全機制 * 安全啟動 * Flash ROM 加密 * 一千空二十四 bit OTP , 使用者會當用懸到七百六十八 bit * 硬體加密加速器 * AES * Hash ( SHA 鋪二 ) * RSA * ECC * 亂數產生器 ( RNG ) ==參考資料== [[分類: 待校正]]
返回到「
ESP三十二
」。