跳至內容

ARMCortex-X二

出自Taiwan Tongues 台語維基
這是此頁批准,以及是最近的修訂。

ARM Cortex-X 二是一个是對 ARMv 九-A 六十四位元指令集架構設計的中央處理器以及 ARM 核心。由安謀控股旗下奧斯汀設計中心的奧斯汀團隊設計,而且是 ARM Cortex-X 定製 ( CXC ) 計劃的一部份。

佮 ARM Cortex-X 一的骨架變化

ARM Cortex-X 一佮 Cortex-X 二的變化有:

  • 調度階段對兩禮拜減到一个禮拜,而且流水線對十一條減到十條
  • 重排序細衝區增加百分之三十,對兩百二十四个增加到兩百八十八个
  • dTLB 對四十个增加到四十八个,增加百分之二十
  • 支援 SVE 二 SIMD
  • 支援 Bfloat 十六數據類型
  • 無閣再支援 Aarch 三十二
  • 將具有八 MB L 三緊號的 Cortex-X 二佮有四 MB L 三緊號的 ARM Cortex-X 一進行較
  • 整數效能提懸百分之十六
  • 機器學習效能提懸百分之一百

上市產品

  • 聯發科天交九千分之九千 +
  • 高通猛龍八分之八 + Gen 一
  • 三星 Exynos 兩千兩百

拓展閱讀

ARM Cortex-A 七百一十

參考文獻