GS四仔六十四E
外觀
這是此頁批准,以及是最近的修訂。
龍芯GS 四仔六十四 E微架構是龍芯中科的微架構,是頂代龍芯GS 四仔六十四微架構的繼承者。GS 四仔六十四 E微架構為龍芯三 A / B 兩千、龍芯三 A / B 三千个所使用的微架構,兩者分別用四十 nm 佮二十八 nm 工藝製造。龍芯中科佇二空一五年八月十八正式發佈使用該微架構的處理器。
架構設計
架構設計特點如下:
- MIPS 六十四相容,支援龍芯擴充指令集 LoongISA 一垺零;
- 四發射超純量結構,兩个算是術邏輯單元 ( ALU )、兩个浮點運算器 ( FPU )、兩个位址生做單元(AGU);
- 逐个浮點部件攏支援全流水六十四位 / 雙三十二位浮點乘加運算;
- 訪存部件支援一百二十八位儲存取,虛位址為六十四位,實體的位址為四十八位;
- 支援暫存器重號名、動態排程、轉移預測等等的亂序執行技術;
- 六十四項全相聯外加八路組相連一千空二十四項,計共一千空八十八項 TLB,六十四項指令 TLB , 會當變頁大細;
- 指令第一級的緊取佮資料第一級緊取大小提到六十四 KB , 四路組相聯;
- 受害者緊取做私有二級 Cache,大細為兩百五十六 KB , 十六路組相連;
- 支援 Non-blocking 存取及 Load-Speculation 等訪存最佳化技術;
- 支援緊取一致性協定,通用佇片內底加核處理器;
- 指令緊取實現奇偶校驗,資料緊取實現 ECC 校驗;
- 支援標準的 EJTAG 除錯標準,方便軟硬體除毋著;
- 標準的一百二十八个 AXI 介面。
參考文獻
參見
- 龍芯
- 龍芯中科
- LoongISA