跳至內容

Ma鎖

出自Taiwan Tongues 台語維基
這是此頁批准,以及是最近的修訂。

ma鎖(英語:latch), 抑是稱鎖存器,是數位電路內底非同步的時序邏輯電路系統中用來儲存資訊的一種電子電路。一个厄鎖會當儉一个元的資訊,通常會有加一个做伙出現,有的會有特別的名稱,像講「四位元繞鎖」(阮會當儉四个位元)抑是「八个元鎖匙」(會當儉八个位元)等咧。

SR ma鎖

上簡單的彼款的鎖匙是「SR ma鎖」,( 閣有稱為「RS ma鎖」),其中「S」表示「設定」(Set),「R」表示「重設」(Reset)。 這款梭鎖是由一對互相交含的 NAND 邏輯組成。儲存的位元是佇輸出的所在用 $ Q $ 表示。

一般來講,佇儲存模式內底,輸入 $ { \ bar { S } } $ 佮 $ { \ bar { R } } $ 的電壓攏是懸的,邏輯上的一 ( 邏輯一 ) ( 嘛會使講,S 佮 R 的電壓應該是低的,邏輯上的零 ( 邏輯零 ) ),啊輸出 $ Q $ 佮 $ { \ bar { Q } } $ 愛維持其原本的數量,其中 $ { \ bar { Q } } $ 為 $ Q $ 的倒反。但是 $ { \ bar { S } } $ ( 設定 ) 予人設定做邏輯零 $ { \ bar { R } } $ 是邏輯一的時陣,輸出 $ Q $ 就會變成邏輯一。了後無論 $ { \ bar { S } } $ 敢是回復到邏輯一,$ Q $ 亦會維持邏輯一的狀態。另外一方面,若是 $ { \ bar { R } } $ ( 重設 ) 予人設定做邏輯零 $ { \ bar { S } } $ 是邏輯一的時陣,輸出 $ Q $ 就會變成邏輯零。仝款所在,無論 $ { \ bar { R } } $ 敢若恢復著邏輯一,$ Q $ 亦會維持邏輯零的狀態。愛較注意咧就是 $ { \ bar { S } } $ 佮 $ { \ bar { R } } $ 攏袂使仝一个時陣為邏輯上的零,故事咱愛佇設計上避免這个情形出現。

門控 D ma鎖

門控 D 分鎖由 SR 抹鎖擴充成,增加兩个佮閘,一个反佮兩个輸入:資料 ( $ D $ ) 佮門控 ( $ G $,抑寫替時鐘脈衝 $ CP $,ClockPulse 等 )。S 輸入端予人設定做 D AND G,同時 R 輸入端予人設定做 $ { \ bar { D } } $ AND G。當 G 為低電平(零)時,輸出保持無變(換言之,Qnext 等於 Q)。 當 G 為高電平(一)時,輸出(Q)佮 D 相仝。

參考

  • 正反器
  • 透通櫃鎖